目前本站已有 十几万 份求职资料啦!


炬力集成笔试

10-16 00:00:09 来源:http://www.qz26.com 笔试题目   阅读:8731
导读: find=1; else find=0; next_state=S0; endcasealways@(posedge clk or negedge reset) if(!reset) begin state<=S0; end else stata<=next_state;endmodule 下午做了珠海炬力的笔试题投的技术支持工程师,发下两套卷子,硬件和软件匆匆翻了一下软件,好多看着都很陌生,于是就答硬件题主要考的内容:1.char s[]="ab "; char *p=s; 问:*(p+1)=? *(p+2)=?2.一道电路图的题,最后让求某一段的电压u3.卷积的题4.单片机中存储器RAM需要几个片子,几根地址线?5.给出一个十进制的数,让求二进制的数?6.给出一个放大电路,让求一些电流关系7.给出两个函数的图形,利用傅立叶变换的性质来求一个函数
炬力集成笔试,标签:银行笔试题目,企业笔试题目,http://www.qz26.com
            find=1;
          else
            find=0;
          next_state=S0;
    endcase

always@(posedge clk or negedge reset)
  if(!reset)
    begin
      state<=S0;
    end
  else
    stata<=next_state;
endmodule
 
 
 
下午做了珠海炬力的笔试题
投的技术支持工程师,发下两套卷子,硬件和软件
匆匆翻了一下软件,好多看着都很陌生,于是就答硬件题
主要考的内容:
1.char s[]="ab ";
   char *p=s;
  问:*(p+1)=? *(p+2)=?
2.一道电路图的题,最后让求某一段的电压u
3.卷积的题
4.单片机中存储器RAM需要几个片子,几根地址线?
5.给出一个十进制的数,让求二进制的数?
6.给出一个放大电路,让求一些电流关系
7.给出两个函数的图形,利用傅立叶变换的性质来求一个函数的傅立叶函数
8.数字电路的上升沿和下降沿有时会出现明显的振铃现象,负载端为了得到较理想的矩形,可使用什么触发器?
9.求一个由两个放大器组成的放大电路,求其中的电压关系。(很好做)
10.什么是竞争与冒险现象,怎么判断,如何消除?
在组合逻辑电路中,由于输入信号经过的线路不同,导致到达输入端时不同步叫做竞争,而由于竞争导致的毛刺叫冒险
判断:看布尔表达式中是否存在相反的信号,消除措施:1.在外电路加电容 2.在布尔表达式中加消去项 3.引入选通
11.同步电路和异步电路的区别是什么? www.qz26.com
同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。
异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,这有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。
同步电路和异步电路的区别是什么?(仕兰微电子)
        解答:同步电路是说电路里的时钟相互之间是同步 的,同步的含义不只局限于同一个CLOCK,而是容许有多个CLOCK,这些CLOCK的周期有倍数关系并且相互之间的相位关系是固定的就可以,比如, 10ns, 5ns, 2.5ns 三个CLOCK的电路是同步电路。我们现在的综合,STA都是针对同步电路的。
异步电路是指CLOCK之间没有倍数关系或者相互之间的相位关系不是固定的,比如5ns, 3ns 两个CLOCK是异步的。异步电路无法作真正意义上的综合及STA,如果在同步电路里夹杂有异步电路,就set_flase_path。所以异步电路只有 靠仿真来检查电路正确与否。
        异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,但它同时也用在时序电路中,此时它没有统一的时钟,状态变化的时刻 是不稳定的,通常输入信号只在电路处于稳定状态时才发生变化。也就是说一个时刻允许一个输入发生变化,以避免输入信号之间造成的竞争冒险。电路的稳定需要 有可靠的建立时间和持时间,待下面介绍。
        同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路共享同一个时钟CLK,而所 有的状态变化都是在时钟的上升沿(或下降沿)完成的。比如D触发器,当上升延到来时,寄存器把D端的电平传到Q输出端。
      下面介绍一下建立保持时间的问题。建立时间(tsu)是指在触发器的时钟上升沿到来以前,数据稳定不变的时间。如果建立时间不够,数据将不能在这个时钟上 升沿被打入触发器;保持时间(th)是指在触发器的时钟上升沿到来以后,数据稳定不变的时间。如果保持时间不够,数据同样不能被打入触发器。数据稳定传输 必须满足建立时间和保持时间的要求,否则电路就会出现逻辑错误。

上一页  [1] [2] [3]  下一页


Tag:笔试题目银行笔试题目,企业笔试题目求职笔试面试 - 笔试题目
【字号: 】 【打印】 【关闭
《炬力集成笔试》相关文章
最新更新
推荐热门
联系我们 | 网站地图 | 财务资料 | 范文大全 | 求职简历 | 财会考试 | 成功励志
Copyright 二六求职资料网 All Right Reserved.
1 2 3 4 5 6 7 8 9 10